国产成人精品热玖玖玖|午夜久久精品国产亚洲AV香蕉|亚洲视频中文,怡春院免费视频,欧美国产日韩欧洲中文在线不卡 ,97久久免费视频

當(dāng)前位置:主頁(yè) > 新聞資訊 > 行業(yè)新聞 >

新式DRAM存取技術(shù)倍增超頻性能.

來(lái)源:萬(wàn)利隆電子 人氣:發(fā)布時(shí)間:2018-01-26

無(wú)疑地,微處理器的時(shí)脈頻率可以透過(guò)許多方式大幅增加,但卻受限于主記憶體的性能而必須降低其時(shí)脈頻率來(lái)維持電腦系統(tǒng)的穩(wěn)定性。本文透過(guò)對(duì)于靜態(tài)隨機(jī)存取記憶體(SRAM)單元縮減布局面積的研究,提出一種新的存取技術(shù),可望提升動(dòng)態(tài)隨機(jī)存取記憶體(DRAM)單元的存取速度。

 

超頻與記憶體的關(guān)聯(lián)性

提升供應(yīng)電壓以及降低環(huán)境溫度有助于增加微處理器、晶片組、主記憶體的時(shí)脈頻率,這是對(duì)于電腦系統(tǒng)執(zhí)行超頻(overclock)的實(shí)體特性;微處理器、晶片組、主記憶體、主機(jī)板的整體電路設(shè)計(jì),則是用于執(zhí)行超頻的硬體特性。此外,維持作業(yè)系統(tǒng)(OS)以及應(yīng)用程式在執(zhí)行時(shí)的穩(wěn)定性,是在超頻之后的軟體特性。

在超頻進(jìn)行中,某些應(yīng)用程式會(huì)有頻繁的數(shù)學(xué)計(jì)算以及大量的資料存取,這時(shí)可能發(fā)生超過(guò)晶粒封裝材料或外部散熱裝置的散熱效率,因此需要自動(dòng)超頻的技術(shù)來(lái)監(jiān)視系統(tǒng)以及調(diào)整時(shí)脈頻率。另一種自動(dòng)超頻是為了確認(rèn)哪些安裝在主機(jī)板上的微處理器、晶片組、主記憶體搭配的外部散熱裝置能夠達(dá)到超頻極限。當(dāng)基本輸入輸出系統(tǒng)(BIOS)的程式碼加入這一自動(dòng)超頻的功能時(shí),個(gè)人電腦(PC)就不必進(jìn)入OS,也就是不必接上任何磁碟機(jī),就能迅速獲得超頻的極限值,并且減少磁碟機(jī)的磨損。

由于微處理器對(duì)于周邊裝置的資料存取會(huì)透過(guò)主記憶體來(lái)處理,所以主記憶體的穩(wěn)定性影響著微處理器的執(zhí)行,即使能夠?qū)ξ⑻幚砥鬟M(jìn)行超頻也必須擁有可配合大幅超頻的主記憶體,這就是超頻記憶體模組的用途。

 

資料傳輸介面

單倍資料速率同步動(dòng)態(tài)隨機(jī)存取記憶體(SDR SDRAM)資料傳輸介面主要針對(duì)DRAM的存取特性,因?yàn)镈RAM需要經(jīng)由更新作業(yè)來(lái)維持儲(chǔ)存狀態(tài),并且在讀取期間需要額外執(zhí)行回寫(xiě)作業(yè);雖然在寫(xiě)入期間沒(méi)有額外的作業(yè),但也需要一段時(shí)間才能完成儲(chǔ)存,這也相當(dāng)于執(zhí)行回寫(xiě)作業(yè)的時(shí)間。由于DRAM的寫(xiě)入以及回寫(xiě)時(shí)間皆遠(yuǎn)大于高速微處理器內(nèi)部的時(shí)脈時(shí)間,所以SDRAM根據(jù)這樣的存取特性而設(shè)計(jì)資料傳輸介面的各種訊號(hào)與作業(yè)程序。 SDRAM在發(fā)展至雙倍資料速率(DDR)之后的性能價(jià)格比皆優(yōu)于其它資料傳輸介面(如Rambus DRAM;RDRAM)。如今,DDR SDRAM又區(qū)分為標(biāo)準(zhǔn)型以及行動(dòng)型。

 

SDRAM的簡(jiǎn)要功能方塊圖,行位址選通訊號(hào)(CAS#)是根據(jù)預(yù)充電而設(shè)計(jì)的延遲控制訊號(hào),亦即無(wú)預(yù)充電則不必分時(shí)控制列位址選通訊號(hào)(RAS# )、CAS#。差動(dòng)時(shí)脈訊號(hào)(CLK, CKE)的頻率是基于微處理器的工作時(shí)脈,資料遮罩訊號(hào)(DQM)對(duì)應(yīng)差動(dòng)時(shí)脈訊號(hào)的邊緣;這些訊號(hào)用于進(jìn)行同步傳輸作業(yè)。對(duì)于感測(cè)放大器以及寫(xiě)入驅(qū)動(dòng)器的配置規(guī)劃,通常根據(jù)外部資料匯流排的位元寬度而設(shè)計(jì)相同的數(shù)量,然而,可以導(dǎo)入平行存取的方法來(lái)增加存取效率,因此增加了行位址的位元寬度以選擇同列不同行的感測(cè)放大器與寫(xiě)入驅(qū)動(dòng)器。這種方法產(chǎn)生了叢發(fā)模式(burst mode)以及同列存取,但并不會(huì)增加存取速度,并且還要進(jìn)行同步傳輸作業(yè),所以需要資料暫存器。

 

2018-01-26_090918.png

 

顯示SDRAM的命令序列,主要參考美光科技(Micron Technology)產(chǎn)品型號(hào)為MT48H8M16LF (Mobile SDRAM)的規(guī)格表而來(lái)。在各命令序列之中,最單純的命令序列是單一讀取以及單一寫(xiě)入,由此可清楚SDRAM的基本作業(yè)規(guī)則。在圖中所表現(xiàn)的命令序列是先執(zhí)行預(yù)充電(PRE),然后活化(ACT),最后執(zhí)行讀取或?qū)懭氪嫒?RD或WR),如此循環(huán)。

 

2018-01-26_090942.png

 

時(shí)脈時(shí)間(tCK)是從此次時(shí)脈邊緣至下次時(shí)脈邊緣為止的時(shí)間。列位址選通預(yù)充電時(shí)間(tRP)是從PRE命令至ACT命令為止的時(shí)間。列位址選通至行位址選通延遲(tRCD)是從ACT命令至RD命令或WR命令為止的時(shí)間。行位址選通潛伏(CL)是從RD命令開(kāi)始等候一段時(shí)間,并且以tCK為基本單位,然后乘上倍數(shù)。寫(xiě)入時(shí)間(tWR)是從WR命令至PRE命令為止的時(shí)間;另外還可以tCK為基本單位,然后乘上倍數(shù),如同行位址選通潛伏的計(jì)時(shí)方法,因此命名為行位址選通寫(xiě)入潛伏(CWL)。列位址選通時(shí)間(tRAS)是從ACT命令至PRE命令為止的時(shí)間。更新命令時(shí)期(tRC)是從這次ACT命令至下次ACT命令為止的時(shí)間。

DDR SDRAM在PC上的主要設(shè)定參數(shù)是tRP、tRCD和CL。對(duì)于超頻記憶體模組的性能則要額外考慮時(shí)脈時(shí)間與寫(xiě)入時(shí)間的最小值,另外就是供應(yīng)電壓的最大值。

 

資料傳輸介面的存取效率

SDRAM的存取效率來(lái)自叢發(fā)模式以及同列存取,并且由此達(dá)到資料傳輸介面的傳輸速度。如果要頻繁進(jìn)入同列存取那么還要在軟體層級(jí)之上對(duì)資料結(jié)構(gòu)與資料處理進(jìn)行最佳化的安排;關(guān)于資料結(jié)構(gòu)的最佳化像是先分析會(huì)被頻繁存取的資料欄位,然后將這些資料欄位合并在同一資料結(jié)構(gòu),使得這些資料欄位可以儲(chǔ)存在主記憶體內(nèi)部的相同列位址;關(guān)于資料處理的最佳化像是減少同時(shí)對(duì)不同資料結(jié)構(gòu)進(jìn)行交互運(yùn)算以及交叉存取。

如果發(fā)生叢發(fā)模式以及同列存取的機(jī)率太低,那么存取效率會(huì)大打折扣,并且資料傳輸介面的傳輸速度會(huì)低于DRAM單元的單獨(dú)寫(xiě)入速度。這從單一讀取以及單一寫(xiě)入的命令序列來(lái)看則能明白這二者皆要執(zhí)行預(yù)充電,但是DRAM單元在寫(xiě)入特性上不必進(jìn)行預(yù)充電,然而,這是為了配合叢發(fā)模式以及同列存取而設(shè)計(jì)成相同的命令序列,所以在SDRAM的傳輸技術(shù)之下,軟體對(duì)于資料處理的設(shè)計(jì)也會(huì)影響程式碼的執(zhí)行速度。如果電腦軟體未能針對(duì)叢發(fā)模式進(jìn)行最佳化,但又要提升執(zhí)行速度,這會(huì)有三種選擇,一是超頻,二是升級(jí)主記憶體,三是升級(jí)PC。

 

1T DRAM模組的超頻性能

如果說(shuō)3T DRAM是第一代DRAM技術(shù),使用差動(dòng)放大器實(shí)現(xiàn)讀取功能的1T DRAM是第二代DRAM,那么在本文中的第三代DRAM技術(shù)是指取代差動(dòng)放大器且大幅提升讀取功能的存取技術(shù)。 1T DRAM的記憶體單位是由一電晶體以及一電容器所組成的儲(chǔ)存單元,又稱(chēng)為1T DRAM單元。圖3顯示在單一儲(chǔ)存單元上進(jìn)行存取作業(yè)的波形,上半部份是使用差動(dòng)放大器的第二代技術(shù),下半部份是第三代技術(shù),此圖主要用于比較這二者完成讀取作業(yè)所需花費(fèi)的最長(zhǎng)時(shí)間。當(dāng)這一電容器的儲(chǔ)存電壓(Vstorage)放電達(dá)到最小差異電壓(Min. ?V)時(shí)就必須立即進(jìn)行更新作業(yè)(即讀取),所以此圖呈現(xiàn)有關(guān)讀取作業(yè)的最長(zhǎng)時(shí)間就等于是更新作業(yè)的最長(zhǎng)時(shí)間。圖中標(biāo)示有tprecharge、tread、trewrite、twrite,這些技術(shù)用語(yǔ)依序?qū)?yīng)產(chǎn)品規(guī)格的tRP、tRCD、CL與CWL。第三代技術(shù)無(wú)需tRP,除此之外,tRCD也很短暫且可由CWL替換CL,因此存取速度接近SRAM,存取效率低于SRAM。

 

2018-01-26_091001.png

 

用于觀察SDRAM的命令序列對(duì)于不同存取技術(shù)所發(fā)生的變化,此圖用于比較第二代與第三代技術(shù)之間的存取效率。 SDRAM的命令序列有多種組合,其中讀取命令至寫(xiě)入命令(READ to WRITE)最能突顯不同存取技術(shù)之間的差異。第三代技術(shù)的讀取時(shí)間(tread)很短,于是CL值可以很小,但受到差動(dòng)時(shí)脈訊號(hào)以及DQM訊號(hào)的限制而不能等于0;另外,即使CL值等于1也還有回寫(xiě)時(shí)間(trewrite),所以第三代技術(shù)要以CWL值來(lái)替換CL值。

 

2018-01-26_091017.png

 

參考三星電子(Samsung Electronics)產(chǎn)品型號(hào)為K4A4G165WD的產(chǎn)品規(guī)格表,其中有一規(guī)格是DDR4-1600 (11-11-11),時(shí)脈時(shí)間(tCK)是1.25奈秒(ns),CWL的正常值是9,且小于CL值。時(shí)脈時(shí)間的倒數(shù)是資料傳輸介面的時(shí)脈頻率;1600是資料傳輸介面的傳輸速度,SDR的傳輸速度等于時(shí)脈頻率,DDR的傳輸速度是時(shí)脈頻率的2倍;(11-11-11 )所對(duì)應(yīng)的定義依序是CL、tRCD、tRP,這些數(shù)值合稱(chēng)為速度容器(speed bin)。這容器在PC上就是北橋晶片組內(nèi)部的組態(tài)暫存器,必須在其儲(chǔ)存這些數(shù)值之后才能存取主記憶體。

tRCD以及tRP對(duì)應(yīng)時(shí)脈訊號(hào)的正緣,因此這二者的最小值是0。CL的最小值受到時(shí)脈訊號(hào)的限制,因此是1;另外,特別標(biāo)示CWL及其數(shù)值在于表示當(dāng)正常工作時(shí),CWL與tCK相乘之后的數(shù)值必須大于或等于儲(chǔ)存單元的寫(xiě)入時(shí)間(twrite)。當(dāng)執(zhí)行超頻時(shí),若不增加CWL值則必須更加頻繁執(zhí)行更新命令,除此之外,由于IC的制程變異以及泄漏電流而導(dǎo)致每一儲(chǔ)存單元的存取時(shí)間不一致,因此更容易發(fā)生資料錯(cuò)誤,所以為了穩(wěn)定性而必須增加CL值以及CWL值,甚至要特別降溫。當(dāng)上述這些參數(shù)在相同的制造條件之下生產(chǎn)第三代DRAM技術(shù)時(shí),速度容器的最小設(shè)定值可以是(1-0-0),CWL值可同于上述的產(chǎn)品規(guī)格,因此第三代DRAM技術(shù)的存取效率在尚未超頻之時(shí)就可超過(guò)以第二代DRAM技術(shù)所生產(chǎn)的超頻記憶體模組。

 

3T SRAM模組的超頻性能

3T DRAM單元是首次實(shí)現(xiàn)DRAM的儲(chǔ)存單元,為了大幅減小IC的布局面積而發(fā)展到1T DRAM單元。筆者在當(dāng)年發(fā)現(xiàn)微處理器的時(shí)脈頻率受到DRAM的限制而嘗試以三電晶體組成SRAM,這樣的布局面積大約與3T DRAM單元相似。如果將SDRAM換成同步靜態(tài)隨機(jī)存取記憶體(SSRAM),那么在存取效率上是遠(yuǎn)高于第三代DRAM的,因?yàn)樗腃WL值可達(dá)到0,在這樣的條件之下假使沒(méi)有叢發(fā)模式以及同列存取也能趨近資料傳輸介面的傳輸速度。如果使用3T SRAM模組進(jìn)行超頻,那么存取時(shí)間會(huì)正比于電晶體的切換時(shí)間,并且溫度升高會(huì)減小切換時(shí)間,因此CL以及CWL的組態(tài)設(shè)定值不會(huì)因超頻而增加,也不必特別降溫。

根據(jù)研究報(bào)告指出,DRAM單元在讀取時(shí)會(huì)發(fā)生軟錯(cuò)誤(soft error)而導(dǎo)致微處理器不能正常執(zhí)行程式碼,所以要求DRAM模組加入錯(cuò)誤糾正碼(ECC)。那么有誰(shuí)反向思考過(guò)這問(wèn)題:在微處理器以及晶片組內(nèi)部也有許多暫存器,為何這些研究報(bào)告沒(méi)有明確指示這些暫存器也要使用ECC來(lái)減少軟錯(cuò)誤呢?

在我們觀察第二代DRAM技術(shù)在單一儲(chǔ)存單元上進(jìn)行存取作業(yè)的波形圖之后就能得知差動(dòng)放大器的鑒別準(zhǔn)位非常低,所以比那些暫存器以及SRAM單元更容易受到干擾。超頻功能可以增加微處理器的處理速度,但對(duì)于大量資料的存取效率則取決于主記憶體的技術(shù),而那些存取性能不佳的主記憶體更容易導(dǎo)致微處理器發(fā)生無(wú)作業(yè)時(shí)間( NOP time)來(lái)等候存取資料,因此在超頻之后有可能增加功率消耗,也難以經(jīng)由超頻功能來(lái)大幅提升對(duì)于零散資料進(jìn)行處理的速度。 (本文作者——湯朝景,曾任職經(jīng)濟(jì)部智慧財(cái)產(chǎn)局專(zhuān)利審查委員)

 
此文關(guān)鍵詞:

Copyright?Microhm.com    版權(quán)所有

400 803 9333400 803 9333
企業(yè)郵箱microhm@microhm.com
精密分流器精密分流器